Eclypse推動低功耗設計技術廣泛應用
責任編輯:chineselng    瀏覽:5591次    時間: 2008-04-07 18:58:18      

摘要: 具有MVSIM功能的VCS仿真器的獨特功能在于能識別出其他方案不能查出的電源管理漏洞,而且使驗證步驟增加快了5倍~10倍的周期。  新思科技(Synopsys)發布了Synopsys Eclypse低功耗解決方案。該方案包含驗證、執行和sign-off等工具,以及低功耗芯片開發IP、方法和服..

分享到:
 具有MVSIM功能的VCS仿真器的獨特功能在于能識別出其他方案不能查出的電源管理漏洞,而且使驗證步驟增加快了5倍~10倍的周期。

  新思科技(Synopsys)發布了Synopsys Eclypse低功耗解決方案。該方案包含驗證、執行和sign-off等工具,以及低功耗芯片開發IP、方法和服務方案,使之成為一項精簡的、易于使用、并涵蓋設計過程每個階段的低功耗工作流程。

  先進的低功耗設計技術,如MTCMOS功耗門控、多電壓、以及動態電壓和頻率縮放(dvfs),將使工程師的芯片設計和驗證發生較大轉變。這些技術能夠顯著降低深亞微米級芯片的功耗,還能夠滿足傳統上對突發情況、開發速度、風險及手工核查與實施等方面的要求。但現有驗證解決方案無法滿足全部功率模式下功能狀態的驗證,也不能滿足對功率狀態轉換以及硬件控制時序的驗證。如果一項多電壓設計方案沒有達到這種程度的可見度,而僅此一項無法預測的錯誤可能將器件驅動到一個未知的狀態,導致死鎖或誘發出不可預測的運行狀態。

  Eclypse低功率解決方案為設計人員提供了若干個新的先進低功率設計技術,以解決上述問題。多電壓斷言的自動化生成和報告能夠極大程度地改進易用性,并降低功能驗證的風險。進一步增強的時鐘選通和低功率時鐘樹綜合讓設計人員能夠優化自己針對低功率設計方案的時鐘結構的優化,還能夠同時達到所要求的時鐘抖動和時序目標。先進的多閾值泄漏電流優化能夠降低Vt單元面積與全單元面積之間的比例,提供了獨立于設計方案制程拐角的最優的泄漏功率恢復能力。在增強了對電源開關插入和優化的自動化后,可以運用IR降和面積限制條件實現功率規劃探求和假設分析。具有MVSIM功能的VCS仿真器的獨特功能在于能識別出其他方案不能查出的電源管理漏洞,而且使驗證步驟增快了5倍~10倍的周期。

  DesignWare IP是針對低功率設計進行過優化的Synopsys的IP庫,運用了一系列的功率管理策略。如果IP提供商運用先進的低功率技巧實現自己的設計方案,例如多電壓和功率選通,則有必要為客戶提供附加的供應項,包括一個其中包含了功率連接性和IP功率特性定義的UPF文件。

  Eclypse解決方案支持統一功耗格式(UPF)語言,可以用于滿足低功耗設計需求。包括以下滿足UPF的工具:Discovery驗證平臺的關鍵部件MVRC以及VCS with MVSIM;Galaxy設計平臺的關鍵部件Design Compiler、Power Compiler、IC Compiler、DFT MAX、Formality和PrimeTime。為達到低功耗設計,該解決方案額外附加的工具包括:Innovator、HSPICE、HSIM、NanoSim、TetraMAX和PrimeRail,以及DesignWare IP與新思科技的專業服務。該Eclypse解決方案支持開源方法學,包括由Synopsys和ARM共同提出的低功率設計方法指南(LPMM)。

  Synopsys的Multi-Voltage SIMulator(MVSIM)是Eclypse的一個重要組件,可以精確地仿真各類技巧運用,例如動態電壓縮放、自適應電壓縮放、功率選通、保留和體偏置。其中包括了ARM的“智能能量管理”的自適應電壓縮放,并且能夠共同仿真一個現有的行業標準的RTL仿真器。MVSIM提供對于各種低功率設計技巧的驗證,包括動態電壓和頻率縮放以及VDD待機,并理解采用UPF表達的功率設計意圖,能夠實現RTL層面和門電路層面上的多電壓設計方案的驗證。這一方案還支持電壓調節器、電平加熱器和電源開關的注重電壓的建模方式。

  通過運用正確的方法和工具,工程師可以實現在90nm、65nm和45nm工藝節點上實現低功率設計方案。Eclypse將使設計團隊能夠采用先進的低功耗技術,大幅提高效率,降低風險,并最終得到高質量的芯片,從而實現功耗、尺寸、速度和產量等方面的目標。
】【打印繁體】【投稿】 【收藏】 【推薦】 【舉報】 【評論】 【關閉】【返回頂部
亚洲AV国产AV手机在线